当前位置:首页 > 软件 > PLD设计与仿真 > Synopsys Inc. Synplify Premier PLD设计与仿真

Synopsys Inc. Synplify Premier PLD设计与仿真
  • Synopsys Inc. Synplify Premier PLD设计与仿真

Synopsys Inc. Synplify Premier PLD设计与仿真

新思科技(Synopsys,Inc.,纳斯达克股票市场代码:SNPS)致力于创新改变世界,在芯片到软件的众多领域,新思科技始终引领技术趋势,与全球科技公司紧密合作,共同开发人们所依赖的电子产品和软件应用。新思科技是全球排名第一的电子设计

价格:
立即询价
规格:
规格描述:
型号:
Synplify Premier
正版保证:
原装正品
品牌:
Synopsys Inc.品牌更多产品>>
质保服务:
货期:
现货
产品状态:
成熟产品
发票类型:
含13%货物增票
产品类型:
标准规格
物流费用:
包运费
品牌属国:
欧美品牌
支付方式:
公对公付款 公司支付宝
服务区域:
适用场景:
扫一扫,分享到手机 扫一扫,分享到手机
微信在线咨询
  • 商品详情
  • 同款比较
  • 售后服务

综合卓越®是业内最先进的FPGA设计和调试环境。Synplify 合成工具提供快速运行时间、性能、成本和功率降低的区域优化、多 FPGA 供应商支持、增量和团队设计能力,以加快 FPGA 设计开发。Synplify Premier 包括自动化创建高度可靠的设计(如医疗、汽车、工业自动化、通信、军事和航空航天应用)的功能。

Premier 包括识别仪器,以提供一种易于使用的方法,以查找在板上运行的 FPGA 设计中的功能错误。该解决方案提供模拟器,如对已实现的 FPGA 硬件的可见性,并查看直接叠加在 RTL 代码上的运行 FPGA 的实际信号值。通过这种方式,用户可以以目标操作速度执行系统内调试。
Premier 旨在接受优化的 RTL、第三方以及内部/先前开发的 IP,从而进行广泛的设计探索和更快的实现。
综合卓越功能:

基于 FPGA 的原型支持的自动门控时钟转换
集成识别 RTL 调试器以快速查找功能错误
用于高可靠性和安全性设计的自动化设计,包括 DO-254、ISO 26262 和 IEC 61508
与 VCS 模拟器集成,直接支持设计软件 IP
最佳结果质量 (QoR),用于计时性能和区域/成本降低
支持单机或多机合成的分布式合成
加速运行时间最多提供 3 倍的运行时间,支持每个许可证最多 4 个处理器
自动存储器和 DSP 推论提供了结果的最佳区域、功率和定时质量
广泛的语言支持与VHDL,维里洛语,系统视频,VHDL-2008和混合语言合成
通过 HDL 分析师和分层调试流进行高级设计调试和诊断

在线咨询 电话沟通
提交需求 微信客服
二维码
二维码